AM1808EZWT3 Original An Nei Mat kompetitive Präis Op Stock IC Fournisseur
Produit Attributer
TYPE | ILLUSTRÉIERT | WËLLT |
Kategorie | Integréiert Circuits (ICs) |
|
Fabrikant beschwéiert | Texas Instrumenter |
|
Serie | Sitara™ |
|
ëmklammen | Schacht |
|
Produit Status | Aktiv |
|
Kär Prozessor | ARM926EJ-S Ubidder |
|
Zuel vun de Kär / Bus Breet | 1 I-Kär, 32-Bit |
|
Vitesse | 375 MHz |
|
Secondaire Prozessor / DSP | System Kontroll;CP 15 |
|
RAM Controller | LPDDR, DDR2 |
|
Grafiken Beschleunegung | net |
|
Display an Interface Controller | LCD |
|
Ethernet | 10/100 Mbps (1) |
|
STONNEN | SATA 3Gbps (1) |
|
USB | USB 1.1 + PHY (1), USB 2.0 + PHY (1) |
|
Spannung - ech / O | 1.8V, 3.3V |
|
Operatioun Temperatur | 0°C ~ 90°C(TJ) |
|
Sécherheet Fonctiounen | - |
|
Installatioun Typ | Uewerfläch Klebstoff Typ |
|
Package / Wunnengen | 361-LFBGA |
|
Verkeefer Komponent encapsulation | 361-NFBGA (16x16) |
|
Zousätzlech Interface | I²C, McASP, McBSP, SPI, MMC/SD, UART |
|
Produit Meeschtesch Zuel | AM1808 |
Integréiert Circuit Typ
Den 16-Bit Mikroprozessor kann an zwee Deeler opgedeelt ginn, een Deel ass d'Ausféierungsunitéit (EU), dat ass den Deel deen d'Instruktioune ausféiert;den aneren Deel ass d'Bus Interface Eenheet (BIU), déi un den 8086 Bus verbonnen ass an d'Operatioun ausféiert fir Instruktiounen aus der Erënnerung ze sichen.Nodeems de Mikroprozessor an EU a BIU opgedeelt ass, kënnen d'Operatiounen fir d'Instruktioune sichen an d'Ausféierung vun Instruktiounen iwwerlappt ginn.Den EU-Deel huet eng Registerdatei, déi aus 8 16-Bit Registere besteet, déi benotzt kënne fir Daten ze späicheren, Index a Stack Pointer, arithmetesch Operatioun Logik Eenheet (ALU) fir arithmetesch Operatiounen a Logik Operatiounen auszeféieren, a Fändelregistere fir ze späicheren d'Konditioune vun de Resultater vun dësen Operatiounen.Dës Unitéiten an der Ausféierung Eenheet Transfermaart Daten duerch den Datebus.D'Bus Interface Eenheet huet och e Register Fichier, wou CS, DS, SS, an ES sinn Segment Registere fir Erënnerung Plaz Segmentatioun.IP ass den Instruktiounspointer.Den internen Kommunikatiounsregister ass och e Register fir temporär Daten ze späicheren.D'Kommandoschlaang ass fir de pre-fetched Command Stream ze späicheren.De Bus-Interface-Deel huet och eng Adressadder, déi de Segmentregisterwäert an de Offsetwäert bäidréit fir eng 20-Bit kierperlech Adress ze kréien.Donnéeën an Adressen sinn mat der externen 8086 System Bus duerch de Bus Kontroll Logik verbonne.Den 8086 huet e 16-Bit Datebus.Wann de Prozessor an den Off-Chip Daten iwwerdroen, gëtt eng 16-Bit binär Zuel an enger Klass iwwerdroen.8086 huet eng primär Pipeline Struktur, déi d'Iwwerlappung vun On-Chip Operatiounen an Off-Chip Operatiounen realiséieren kann.