bestellen_bg

Produiten

LCMXO2-2000HC-4TG100I FPGA CPLD MachXO2-2000HC 2.5V/3.3V

kuerz Beschreiwung:

CPLD MachXO2-2000HC 2.5V/3.3V TQFP100 LCMXO2-2000HC-4TG100I, CPLD MachXO2 Flash 79 I/O, 2112 Labs, 7.24ns, ISP, 2.375 → 3.406-P


Produit Detailer

Produit Tags

Produit Attributer

Pbfree Code

Jo

Rohs Code

Jo

Deel Liewenszyklus Code

Aktiv

Ihs Fabrikant

LATTICE SEMICONDUCTOR CORP

Deel Package Code

QFP

Package Beschreiwung

QFP, QFP100,.63SQ,20

Pin Zuel

100

Erreechen Compliance Code

konform

ECCN Code

EAR99

HTS Code

8542.39.00.01

Samacsys Fabrikant

Gitter Semiconductor

Zousätzlech Feature

OPERATIOUN OCH AN 3,3 V NOMINAL SUPPLY

Auer Frequenz-Max

133 MHz

JESD-30 Code

S-PQFP-G100

JESD-609 Code

e3

Längt

14 mm

Fiichtegkeet Empfindlechkeet Niveau

3

Zuel vun Input

79

Zuel vu Logik Zellen

2112

Zuel vun Ausgänge

79

Zuel vun Terminals

100

Operatioun Temperatur - Max

100 °C

Operatioun Temperatur - Min

-40 °C

Package Kierper Material

PLASTIK / EPOXY

Package Code

QFP

Package Equivalence Code

QFP100,.63SQ,20

Package Form

SQUARE

Package Style

FLATPACK

Verpakung Method

TRAY

Peak Reflow Temperatur (Cel)

260

Energieversuergung

2,5/3,3 V

Programméierbar Logik Typ

FIELD PROGRAMMABLE GATE ARRAY

Qualifikatioun Status

Net qualifizéiert

Sëtz Héicht - Max

1,6 mm

Versuergungsspannung - Max

3.465 V

Versorgungsspannung-Min

2.375 V

Versuergungsspannung-Nom

2,5 V

Surface Mount

JO

Terminal Finish

Matte Blech (Sn)

Terminal Form

GULL WING

Terminal Pitch

0,5 mm

Terminal Positioun

QUAD

Zäit @ Peak Reflow Temperatur - Max (s)

30

Breet

14 mm

Produit Aféierung

FPGAass d'Produkt vun der Weiderentwécklung op Basis vu programméierbaren Apparater wéi PAL a GAL, an et ass en Chip dee programméiert ka ginn fir d'intern Struktur z'änneren.FPGA ass eng Zort semi-custom Circuit am Beräich vun Applikatioun-spezifesch integréiert Circuit (ASIC), déi net nëmmen d'Mängel vun Mooss Circuit léist, mä och d'Mängel vun der limitéiert Zuel vun Gate Circuit vun der Original programméierbar Apparat iwwerwonne.Aus der Siicht vun Chip-Geräter ass d'FPGA selwer en typesch integréierte Circuit an engem semi-personaliséierte Circuit, deen en digitale Gestiounsmodul, eng agebaute Eenheet, eng Ausgangseenheet an eng Input Eenheet enthält.

Ënnerscheeder tëscht FPGA, CPU, GPU, an ASIC

(1) Definitioun: FPGA ass e Feld programméierbare Logik Gate Array;D'CPU ass d'Zentralveraarbechtungseenheet;Eng GPU ass e Bildprozessor;Asics si spezialiséiert Prozessoren.

(2) Rechenkraaft an Energieeffizienz: An FPGA Rechenkraaft ass d'Energieeffizienzverhältnis besser;D'CPU huet déi niddregst Rechenkraaft an d'Energieeffizienzverhältnis ass schlecht;Héich GPU Rechenkraaft, Energieeffizienz Verhältnis;ASIC héich Rechenkraaft, Energieeffizienz Verhältnis.

(3) Maartgeschwindegkeet: FPGA Maartgeschwindegkeet ass séier;CPU Maart Geschwindegkeet, Produkt Reife;GPU Maart Geschwindegkeet ass séier, de Produit ass reift;Asics si lues op de Maart an hunn e laangen Entwécklungszyklus.

(4) Käschten: FPGA huet niddereg Prozess a Feeler Käschten;Wann GPU fir Datenveraarbechtung benotzt gëtt, sinn d'Eenheetskäschte déi héchst;Wann GPU fir Datenveraarbechtung benotzt gëtt, ass den Eenheetspräis héich.ASIC huet héich Käschten, ka replizéiert ginn, an d'Käschte kënnen effektiv no der Masseproduktioun reduzéiert ginn.

(5) Leeschtung: FPGA Datenveraarbechtungsfäegkeet ass staark, allgemeng engagéiert;GPU meescht allgemeng (Kontroll Uweisunge + Operatioun);GPU Daten Veraarbechtung huet staark Villsäitegkeet;ASIC huet déi stäerkst AI Rechenkraaft an ass déi engagéiert.

FPGA Applikatioun Szenarie

(1)Kommunikatioun Feld: D'Kommunikatiounsfeld brauch High-Speed-Kommunikatiounsprotokollveraarbechtungsmethoden, op der anerer Säit gëtt de Kommunikatiounsprotokoll zu all Moment geännert, net gëeegent fir e speziellen Chip ze maachen, sou datt de FPGA, deen d'Funktioun flexibel änneren kann, ass déi éischt Wiel ginn.

D'Telekommunikatiounsindustrie huet vill FPGas benotzt.Telekommunikatiounsnormen verännere sech dauernd an et ass ganz schwéier Telekommunikatiounsausrüstung ze bauen, sou datt d'Firma déi Telekommunikatiounsléisungen ubitt als éischt de gréissten Maartundeel erfaasst.Asics dauert eng laang Zäit fir ze fabrizéieren, sou datt FPGas eng Ofkierzungsméiglechkeet bidden.Déi initial Versioune vun Telekomausrüstung hunn ugefaang FPgas ze adoptéieren, wat zu FPGA Präiskonflikter gefouert huet.Wärend de Präis vun FPGas irrelevant ass fir den ASIC Simulatiounsmaart, ass de Präis vun Telekom Chips.

(2)Algorithmus Feld: FPGA huet eng staark Veraarbechtungsfäegkeet fir komplex Signaler a ka multidimensional Signaler veraarbecht.

(3) Embedded Feld: Mat FPGA fir en embedded ënnerierdesch Ëmfeld ze bauen, an dann e puer embedded Software drop ze schreiwen, ass d'Transaktiounsoperatioun méi komplizéiert, an d'Operatioun vun der FPGA ass manner.

(4)SécherheetIwwerwachung Terrain: Am Moment ass d'CPU schwéier fir Multi-Channel Veraarbechtung ze maachen a kann nëmmen z'entdecken an analyséieren, awer et kann einfach mat FPGA geléist ginn, besonnesch am Beräich vun de Grafikalgorithmen.

(5) Industriell Automatisatiounsfeld: FPGA kann Multi-Channel Motorsteuerung erreechen, den aktuellen Motorkraaftverbrauch stellt d'Majoritéit vum weltwäiten Energieverbrauch aus, ënner dem Trend vun Energiespueren an Emweltschutz, kann d'Zukunft vun all Zorte vu Präzisiounskontrollmotoren benotzt ginn, kann eng FPGA eng grouss Zuel vu Motore kontrolléieren.


  • virdrun:
  • Nächste:

  • Schreift äre Message hei a schéckt en un eis