LCMXO2-256HC-4TG100C Original an Neit Mat kompetitive Präis Op Lager IC Fournisseur
Produit Attributer
Pbfree Code | Jo |
Rohs Code | Jo |
Deel Liewenszyklus Code | Aktiv |
Ihs Fabrikant | LATTICE SEMICONDUCTOR CORP |
Deel Package Code | QFP |
Package Beschreiwung | LFQFP, |
Pin Zuel | 100 |
Erreechen Compliance Code | konform |
ECCN Code | EAR99 |
HTS Code | 8542.39.00.01 |
Samacsys Fabrikant | Gitter Semiconductor |
Zousätzlech Feature | OPERATIOUN OCH AN 3,3 V NOMINAL SUPPLY |
JESD-30 Code | S-PQFP-G100 |
JESD-609 Code | e3 |
Längt | 14 mm |
Fiichtegkeet Empfindlechkeet Niveau | 3 |
Zuel vun dedizéierten Input | |
Zuel vun ech / O Linnen | |
Zuel vun Input | 55 |
Zuel vun Ausgänge | 55 |
Zuel vun Terminals | 100 |
Operatioun Temperatur - Max | 85 °C |
Operatioun Temperatur - Min | |
Organisatioun | 0 DÉDIKATED INGANG, 0 I/O |
Ausgang Funktioun | GEMISCHT |
Package Kierper Material | PLASTIK / EPOXY |
Package Code | LFQFP |
Package Equivalence Code | TQFP100,.63SQ |
Package Form | SQUARE |
Package Style | FLATPACK, NOW PROFIEL, FINE PITCH |
Verpakung Method | TRAY |
Peak Reflow Temperatur (Cel) | 260 |
Energieversuergung | 2,5/3,3 V |
Programméierbar Logik Typ | FLASH PLD |
Verbreedung Verzögerung | 7,36 ns |
Qualifikatioun Status | Net qualifizéiert |
Sëtz Héicht - Max | 1,6 mm |
Versuergungsspannung - Max | 3.462 V |
Versorgungsspannung-Min | 2.375 V |
Versuergungsspannung-Nom | 2,5 V |
Surface Mount | JO |
Temperatur Grad | ANER |
Terminal Finish | Matte Blech (Sn) |
Terminal Form | GULL WING |
Terminal Pitch | 0,5 mm |
Terminal Positioun | QUAD |
Zäit @ Peak Reflow Temperatur - Max (s) | 30 |
Breet | 14 mm |
Produit Aféierung
De Complex Programmable Logic Device (CPLD) ass en Applikatiounsspezifeschen Integrated Circuit (ASIC) am LSI (Large Scale Integrated Circuit) Integréiert Circuit.Et ass gëeegent fir Kontroll intensiv digital System Design, a seng Retard Kontroll ass bequem.CPLD ass ee vun de séierst wuessend Geräter an integréierte Circuiten.
Komponente vun CPLD
CPLD ass eng komplex programméierbar Logik Apparat mat grousser Skala a komplex Struktur, déi zu der Gamme vu grouss-Skala gehéiertintegréiert Kreesleef.
CPLD huet fënnef Haaptdeeler: logesch Arrayblock, Makro-Eenheet, verlängert Produktbegrëff, programméierbar kabelt Array an I / O Kontrollblock.
1. Logical Array Block (LAB)
E logesche Arrayblock besteet aus enger Array vu 16 Makrozellen, a verschidde LABS si matenee verbonne mat engem programméierbare Array (PIA) an engem globale Bus
2. Makro Eenheet
D'Makro-Eenheet an der MAX7000 Serie besteet aus dräi funktionnelle Blocken: eng logesch Array, eng Produktauswiel Matrix an e programméierbare Register.
3. Verlängert Produit Begrëff
Ee Produktbegrëff vun all Makrozelle kann ëmgedréint an d'logesch Array zréckgeschéckt ginn.
4. Programméierbar Kabel Array PIA
All LAB ka verbonne sinn fir déi erfuerderlech Logik duerch d'programméierbar kabelt Array ze bilden.Dëse globale Bus ass e programméierbare Kanal deen all Signalquell am Apparat mat senger Destinatioun verbënnt.
5. ech / O Kontrollblock
Den I/O Kontrollblock erlaabt all I/O Pin individuell fir Input / Output a Bidirektional Operatioun konfiguréiert ze ginn.
Verglach vun CPLD an FPGA
Obwuel souwuelFPGAanCPLDsi programméierbar ASIC Apparater an hu vill gemeinsam Charakteristiken, wéinst den Ënnerscheeder an der Struktur vun CPLD an FPGA, si hunn hir eege Charakteristiken:
1.CPLD ass méi gëeegent fir verschidde Algorithmen a kombinatoresch Logik ofzeschléissen, an FP GA ass méi gëeegent fir sequentiell Logik ofzeschléissen.An anere Wierder, FPGA ass méi gëeegent fir Flip-Flop räich Struktur, während CPLD méi gëeegent ass fir Flip-Flop limitéiert a Produktbegrëff räich Struktur.
2.D'kontinuéierlech Routingstruktur vun CPLD bestëmmt datt seng Timing Verzögerung eenheetlech a prévisibel ass, während déi segmentéiert Routingstruktur vun FPGA seng Verzögerung Onberechenbarkeet bestëmmt.
3.FPGA huet méi Flexibilitéit wéi CPLD am Programméiere.CPLD gëtt programméiert andeems d'Logikfunktioun mat engem fixen internen Verbindungskrees geännert gëtt, während FPGA programméiert gëtt andeems d'Verdrahtung vun der interner Verbindung geännert gëtt.FP GA kann ënner engem Logikpaart programméiert ginn, während CPLD ënner engem Logikblock programméiert ass.
4.D'Integratioun vun FPGA ass méi héich wéi déi vun CPLD, an et huet méi komplex wiring Struktur a Logik Ëmsetzung.
5.CPLD ass méi praktesch ze benotzen wéi FPGA.CPLD Programméiere mat E2PROM oder FASTFLASH Technologie, keen externen Memory Chip, einfach ze benotzen.Wéi och ëmmer, d'Programméierungsinformatioun vun der FPGA muss an der externer Erënnerung gespäichert ginn, an d'Benotzungsmethod ass komplizéiert.
6. CPLDS si méi séier wéi FPgas an hu méi Zäit Prévisibilitéit.Dëst ass well FPGAs Gate-Niveau Programméierung sinn a verdeelt Interconnections tëscht CLBS ugeholl ginn, während CPLDS Logik Block-Niveau Programméierung sinn an d'Verbindungen tëscht hire Logik Blocks lumped sinn.
7. An der programméiere Manéier, CPLD ass haaptsächlech baséiert op E2PROM oder FLASH Erënnerung programméiere, programméiere mol bis zu 10.000 Mol, de Virdeel ass, datt de System Muecht ugefaangen der programméiere Informatiounen ass net verluer.CPLD kann an zwou Kategorien opgedeelt ginn: Programméiere um Programméierer an Programméiere um System.Déi meescht vun der FPGA baséiert op SRAM Programméierung, d'Programméierungsinformatioun ass verluer wann de System ausgeschalt ass, an d'Programméierungsdaten musse vun ausserhalb vum Apparat zréck op de SRAM geschriwwe ginn all Kéier wann et ugedriwwe gëtt.Seng Virdeel ass, datt et zu all Moment programméiert ginn, an et kann séier an der Aarbecht programmed ginn, sou wéi eng dynamesch Configuratioun um Bord Niveau an System Niveau ze erreechen.
8. CPLD Confidentialitéit ass gutt, FPGA Confidentialitéit ass schlecht.
9.Am Allgemengen ass de Stroumverbrauch vu CPLD méi grouss wéi dee vun FPGA, a wat méi héich den Integratiounsgrad ass, dest méi offensichtlech.