bestellen_bg

Produiten

DS90UB914ATRHSRQ1 Original Brand New QFN DS90UB914ATRHSRQ1 Mam Verkeefer RE-VALIDATE Offer Plëséier

kuerz Beschreiwung:

Den DS90UB914A-Q1-Apparat bitt en FPD-Link III-Interface mat engem High-Speed-Forward-Kanal an engem bidirektionalen Kontrollkanal fir Dateniwwerdroung iwwer engem eenzege Koaxialkabel oder Differentialpaar.Den DS90UB914A-Q1-Apparat integréiert Differentialsignaléierung souwuel op den High-Speed ​​Forward-Kanal wéi och op bidirektionalen Kontrollkanal Datenweeër.Den Deserializer ass gezielt fir Verbindungen tëscht Imager a Videoprozessoren an enger ECU (Electronic Control Unit).Dësen Apparat ass ideal gëeegent fir Video Donnéeën ze dreiwen bis zu 12-Bit Pixel Déift plus zwee Synchroniséierung Signaler zesumme mat bidirektionalen Kontroll Kanal Bus.


Produit Detailer

Produit Tags

Produit Attributer

TYPE BESCHREIWUNG SELECT
Kategorie Integréiert Circuits (ICs)

Interface

Serializer, Deserializer

 

 

 

Mfr Texas Instrumenter  
Serie Automotive, AEC-Q100  
Package Tape & Reel (TR)

Cut Tape (CT)

Digi-Reel®

 

 

 

Produit Status Aktiv  
Funktioun Deserializer  
Donnéeën Taux 1,4 Gbps  
Input Typ FPD-Link III, LVDS  
Ausgang Typ LVCMOS  
Zuel vun Input 1  
Zuel vun Ausgänge 12  
Spannung - Versuergung 1.71V ~ 3.6V  
Operatioun Temperatur -40°C ~ 105°C (TA)  
Montéierung Typ Surface Mount  
Package / Fall 48-WFQFN ausgesat Pad  
Fournisseur Apparat Package 48-WQFN (7x7)  
Basis Produit Zuel DS90UB914  
SPQ 1000 Stéck  

 

E Serializer / Deserializer (SerDes) ass e Paar funktionell Blocken déi allgemeng an Héichgeschwindegkeetskommunikatioune benotzt ginn fir limitéiert Input / Output ze kompenséieren.Dës Blocke konvertéieren Daten tëscht Seriendaten a parallele Schnëttplazen an all Richtung.De Begrëff "SerDes" bezitt allgemeng op Interfaces déi a verschiddenen Technologien an Uwendungen benotzt ginn.Déi primär Notzung vun engem SerDes ass d'Dateniwwerdroung iwwer eng eenzeg Linn oder engdifferentiell Pairfir d'Zuel vun den I/O Pins an Interconnects ze minimiséieren.

 

D'Basis SerDes Funktioun besteet aus zwee funktionnelle Blocken: de Parallel In Serial Out (PISO) Block (alias Parallel-to-Serial Konverter) an de Serial In Parallel Out (SIPO) Block (alias Serial-to-Parallel Konverter).Et gi 4 verschidde SerDes Architekturen: (1) Parallel Auer SerDes, (2) Embedded Auer SerDes, (3) 8b / 10b SerDes, (4) Bit interleaved SerDes.

De PISO (Parallel Input, Serial Output) Block huet typesch e Parallel Auer Input, eng Rei vun Dateinputlinnen, an Inputdatenlatches.Et kann eng intern oder extern benotzenPhase-locked Loop (PLL)fir déi erakommen parallel Auer bis op d'Serialfrequenz ze multiplizéieren.Déi einfachst Form vun der PISO huet eng eenzegSchichtregisterdéi d'Paralleldaten eemol pro parallel Auer kritt, a verréckelt se mat der méi héijer Serien Auerrate.Ëmsetzunge kënnen och Gebrauch vun engem maachenduebel-gebuffertaschreiwen ze vermeidenMetastabilitéitwann Dir Daten tëscht Auer Domänen Transfert.

De SIPO (Serial Input, Parallel Output) Block huet typesch e Empfangsuhrausgang, eng Rei vun Datenausgangslinnen an Ausgangsdatenlatches.D'Empfangsuhr kann aus den Donnéeën duerch d'Serien erholl ginnAuer ErhuelungTechnik.Wéi och ëmmer, SerDes déi keng Auer iwwerdroen benotze Referenzuhr fir de PLL op déi richteg Tx Frequenz ze spären, a vermeit nidderegharmonesch Frequenzenpräsent an derDaten Stream.De SIPO Block deelt dann déi erakommen Auer erof op de parallele Taux.Implementatiounen hunn typesch zwee Registere verbonnen als Duebelbuffer.Ee Register gëtt benotzt fir am Serien Stream ze clocken, an deen aneren gëtt benotzt fir d'Donnéeën fir déi méi lues, parallel Säit ze halen.

E puer Zorte vu SerDes enthalen Kodéierung / Dekodéierungsblocken.Den Zweck vun dëser Kodéierung / Decodéierung ass typesch op d'mannst statistesch Grenzen op den Taux vun Signaliwwergäng ze setzen fir méi einfach z'erméiglechenAuer Erhuelungam Receiver, ze biddencadrage, an ze biddenDC Gläichgewiicht.

Spezifikatioune vun DS90UB914A-Q1

  • Qualifizéiert fir Automobil Uwendungen AEC-Q10025-MHz bis 100-MHz Input Pixel Clock Support
    • Apparat Temperatur Grad 2: -40 ℃ bis +105 ℃ Ëmfeld Betribstemperatur Beräich
    • Apparat HBM ESD Klassifikatioun Niveau ± 8kV
    • Apparat CDM ESD Klassifikatioun Niveau C6
  • Programméierbar Daten Notzlaascht: Kontinuéierlech niddereg latency bidirektional Kontroll Interface Kanal mat I2C Support bei 400 kHz
    • 10-Bit Notzlaascht bis zu 100 MHz
    • 12-Bit Notzlaascht bis zu 75 MHz
  • 2: 1 Multiplexer fir tëscht zwee Input Biller ze wielen
  • Kapabel fir iwwer 15-m koaxial oder 20-m geschirmt verdreift-pair Kabelen z'empfänken
  • Robust Power-Over-Coaxial (PoC) Operatioun
  • Empfang Ausgläich passt sech automatesch un Ännerungen am Kabelverloscht
  • LOCK Ausgang Berichterstattung Pin an @SPEED BIST Diagnose Feature fir Link Integritéit ze validéieren
  • Single Muecht Fourniture op 1,8-V
  • ISO 10605 an IEC 61000-4-2 ESD konform
  • EMI / EMC Mitigatioun mat programméierbaren Verbreedungsspektrum (SSCG) an Empfänger gestreift Ausgänge

Spezifikatioune vun DS90UB914A-Q1

Den DS90UB914A-Q1-Apparat bitt en FPD-Link III-Interface mat engem High-Speed-Forward-Kanal an engem bidirektionalen Kontrollkanal fir Dateniwwerdroung iwwer engem eenzege Koaxialkabel oder Differentialpaar.Den DS90UB914A-Q1-Apparat integréiert Differentialsignaléierung souwuel op den High-Speed ​​Forward-Kanal wéi och op bidirektionalen Kontrollkanal Datenweeër.Den Deserializer ass gezielt fir Verbindungen tëscht Imager a Videoprozessoren an enger ECU (Electronic Control Unit).Dësen Apparat ass ideal gëeegent fir Video Donnéeën ze dreiwen bis zu 12-Bit Pixel Déift plus zwee Synchroniséierung Signaler zesumme mat bidirektionalen Kontroll Kanal Bus.

Den Deserializer huet e Multiplexer fir d'Auswiel tëscht zwee Input Imager z'erméiglechen, eent gläichzäiteg aktiv.De primäre Videotransport konvertéiert 10-Bit oder 12-Bit Daten an eng eenzeg High-Speed-Serienstroum, zesumme mat engem getrennten nidderegen latency bidirektionalen Kontrollkanaltransport deen d'Kontrollinformatioun vun engem I2C Hafen akzeptéiert an onofhängeg vun der Videoblanking Period ass.

D'Benotzung vun der embedded Clock Technologie vun TI erlaabt eng transparent Full-Duplex Kommunikatioun iwwer en eenzegt Differentialpaar, droen asymmetresch-bidirektional Kontrollkanalinformatioun.Dësen eenzege Serienstroum vereinfacht den Transfert vun engem breet Datebus iwwer PCB Spuren a Kabel andeems d'Skew Probleemer tëscht parallelen Daten a Auerweeër eliminéiert ginn.Dëst spuert wesentlech Systemkäschte andeems d'Dateweeër verengt ginn, déi am Tour PCB Schichten, Kabelbreet, a Steckergréisst a Pins reduzéieren.Zousätzlech bidden d'Deserializer-Inputen adaptiv Ausgläich fir Verloscht vun de Medien iwwer méi laang Distanzen ze kompenséieren.Intern DC-equilibréiert Kodéierung / Dekodéierung gëtt benotzt fir AC-gekoppelte Verbindungen z'ënnerstëtzen.


  • virdrun:
  • Nächste:

  • Schreift äre Message hei a schéckt en un eis