bestellen_bg

Produiten

Elektronesch Komponenten IC Chips Integréiert Circuits XC7A75T-2FGG484I IC FPGA 285 I/O 484FBGA

kuerz Beschreiwung:


Produit Detailer

Produit Tags

Produit Attributer

TYPE BESCHREIWUNG
Kategorie Integréiert Circuits (ICs)EmbeddedFPGAs (Field Programmable Gate Array)
Mfr AMD Xilinx
Serie Artix-7
Package Schacht
Standard Package 60
Produit Status Aktiv
Zuel vun LABs / CLBs 5900
Zuel vun Logik Elementer / Zellen 75520
Total RAM Bits 3870720
Zuel vun ech / O 285
Spannung - Versuergung 0,95 V ~ 1,05 V
Montéierung Typ Surface Mount
Operatioun Temperatur -40°C ~ 100°C (TJ)
Package / Fall 484-BBGA
Fournisseur Apparat Package 484-FBGA (23×23)
Basis Produit Zuel XC7A75

Adaptive Geräter sinn déi ideal Wiel

D'Benotzung vun Xilinx-Geräter an der nächster Generatioun Sécherheetsgeräter adresséiert net nëmmen Duerchput- a Latenzprobleemer, awer aner Virdeeler enthalen d'Erméiglechung vun neien Technologien wéi Maschinnléieremodeller, Secure Access Service Edge (SASE), a Post-Quanteverschlësselung.

Xilinx Geräter bidden déi ideal Plattform fir Hardware Beschleunegung fir dës Technologien, well d'Leeschtungsfuerderunge net mat Software-nëmmen Implementatiounen erfëllt kënne ginn.Xilinx entwéckelt kontinuéierlech IP, Tools, Software a Referenzdesign fir existent an nächst Generatioun Netzwierk Sécherheetsléisungen.

Zousätzlech, Xilinx Apparater bidden Industrie-Virwaat Erënnerung Architekturen mat Flux Klassifikatioun mëll Sich IP, mécht hinnen déi bescht Wiel fir Reseau Sécherheet a Firewall Uwendungen.

Benotzt FPGAs als Verkéiersprozessor fir Netzwierksécherheet

Traffic op a vu Sécherheetsgeräter (Firewalls) gëtt op verschidde Niveauen verschlësselt, an L2 Verschlësselung / Entschlësselung (MACSec) gëtt an der Linkschicht (L2) Netzknäppchen (Schalter a Router) veraarbecht.Veraarbechtung iwwer d'L2 (MAC Layer) enthält typesch méi déif Parsing, L3 Tunnel Decryption (IPSec), a verschlësselte SSL Traffic mat TCP / UDP Traffic.Packet Veraarbechtung involvéiert d'Parsing an d'Klassifikatioun vun erakommen Paketen an d'Veraarbechtung vu grousse Verkéiersvolumen (1-20M) mat héijer Duerchgang (25-400Gb / s).

Wéinst der grousser Unzuel u Rechenressourcen (Kären) déi erfuerderlech sinn, kënnen NPUs fir relativ méi héijer Geschwindegkeet Paketveraarbechtung benotzt ginn, awer geréng Latenz, héich performant skalierbar Trafficveraarbechtung ass net méiglech well de Verkéier mat MIPS / RISC Cores veraarbecht gëtt a sou Cores plangen. baséiert op hir Disponibilitéit ass schwéier.D'Benotzung vun FPGA-baséiert Sécherheetsapparater kann dës Aschränkungen vun CPU an NPU-baséiert Architekturen effektiv eliminéieren.

Applikatioun-Niveau Sécherheet Veraarbechtung an FPGAs

FPGAs sinn ideal fir Inline Sécherheetsveraarbechtung an nächster Generatioun Firewalls well se erfollegräich de Besoin fir méi héich Leeschtung, Flexibilitéit a Low-latency Operatioun treffen.Zousätzlech kënnen FPGAs och Applikatiounsniveau Sécherheetsfunktiounen ëmsetzen, déi Rechenressourcen weider spuere kënnen an d'Performance verbesseren.

Gemeinsam Beispiller vun Uwendungssécherheetsveraarbechtung an FPGAs enthalen

- TTCP Offload Engine

- Regelméisseg Ausdrock passende

- Asymmetresch Verschlësselung (PKI) Veraarbechtung

- TLS Veraarbechtung


  • virdrun:
  • Nächste:

  • Schreift äre Message hei a schéckt en un eis