bestellen_bg

Produiten

Integréiert Circuit nei & originell Elektronik 5M240ZT100C5N IC Fournisseur One Spot Buy BOM Service

kuerz Beschreiwung:


Produit Detailer

Produit Tags

Produit Attributer

TYPE BESCHREIWUNG
Kategorie Integréiert Circuits (ICs)

Embedded

CPLDs (Complex Programmable Logic Devices)

Mfr Intel
Serie MAX® V
Package Schacht
Standard Package 90
Produit Status Aktiv
Programméierbar Typ Am System Programméierbar
Verzögerungszeit tpd(1) Max 7 ,5ns
Spannungsversuergung - Intern 1.71V ~ 1.89V
Zuel vun Logik Elementer / Blocks 240
Zuel vun Macrocells 192
Zuel vun ech / O 79
Operatioun Temperatur 0°C ~ 85°C (TJ)
Montéierung Typ Surface Mount
Package / Fall 100-TQFP
Fournisseur Apparat Package 100-TQFP (14×14)
Basis Produit Zuel 5M240Z

A. Wat sinn déi typesch FPGA Chips

Am Moment kommen FPGA Chips um Maart haaptsächlech vu Xilinx an Altera, déi méi wéi 80% vum FPGA Maartundeel besetzen.Aner FPGA Hiersteller Produite sinn haaptsächlech fir bestëmmte spezifesch Uwendungen, Zum Beispill, Actel produzéiert haaptsächlech Anti-Fuse Struktur FPGAs der extrem exigent Applikatioun Konditiounen vun Loftfaart- a Raumfaarttechnik Produiten ze treffen.Déi folgend sinn déi representativ Produkter vun zwou Firmen, Altera an Xilinx.

Altera seng typesch Produkter

Dem Altera seng FPGA-Geräter sinn ongeféier an dräi Serien opgedeelt: eng ass d'Low-End Cyclone Serie;déi zweet ass d'High-End Stratix Serie, an déi drëtt ass d'Arriva Serie déi einfach tëscht deenen zwee ASICiséiert ka ginn.

1. fir héich-Performance Stratix Serie FPGAs

Stratix Serie FPGAs kënnen d'Benotzer hëllefen de Risiko a méi héich Leeschtung sou séier wéi méiglech ze reduzéieren fir déi fortgeschratt High-Performance Produkter ze lancéieren.Kombinéiert héich Dicht, héich Leeschtung a räich Features, d'Stratix Famill vu FPGAs kann méi Features integréieren an d'Systembandbreedung erhéijen.D'Features vun der Stratix Famill vu Produktgeneratiounen sinn revolutionär a entwéckelen sech weider.D'Startdatum a Prozesstechnologien vun der Stratix Famill vun FPGAs ginn an der Tabell 1-1 gewisen.

Dësch 1-1 Stratix Serie Table

Stratix FPGAs a Stratix GX Modeller sinn déi éischt Modeller an Altera's Stratix FPGA Famill.Dës Famill vu High-Performance FPGAs stellt DSP Hardcore Intellektuell Eegentum (IP) Moduler vir an Altera's wäit benotzt TriMatrix On-Chip Memory a flexibel I/O Architektur.

D'Stratix II FPGA a Stratix II GX Modeller stellen d'Adaptive Logic Module (ALM) Architektur vir, déi de 4-Input LUT ersetzt mat enger High-Performance 8-Input segmentéiert Lookup Table (LUT).II GX FPGAs a si sinn nach héich recommandéiert fir nei Motiver.

Stratix III FPGAs sinn déi niddregst Kraaft, héich performant 65nm FPGAs vun der Industrie.kann Virdeel vun Logik Typ huelen (L), Erënnerung, an DSP Verbesserung (E) de Benotzer d'Design Ressource Ufuerderunge kombinéieren ouni Design mat vill méi grouss Ressourcen wéi néideg, domat Conseils spueren, Ofkierzung Zäit, a reduzéieren Käschten.strategesch III FPGAs sinn haaptsächlech fir héich-Enn Kär System Veraarbechtung fir vill Uwendungen entworf.

Stratix IV FPGAs bidden déi héchst Dicht, bescht Leeschtung, an niddregsten Energieverbrauch vun all 40nm FPGA.Stratix IV FPGA Famill bitt verstäerkte (E) a verstäerkte Geräter mat Transceiver (GX a GT) fir d'Bedierfnesser vu ville Mäert an Uwendungen ze treffen wéi drahtlose a fixe Linnenkommunikatioun, Militär, Broadcast, a méi, dësen High-Performance 40nm FPGA Famill enthält bescht-an-Klass 11,3 Gbps transceivers.

Stratix V FPGAs erreechen déi héchste Bandbreedung an héchste Systemintegratioun vun all 28nm FPGA a sinn extrem flexibel.D'Apparatfamill enthält 14,1 Gbps (GS a GX) Modeller mat Backplane-kompatibel, Chip-zu-Chip, an Chip-zu-Modul Funktionalitéit, souwéi 28G (GT) Transceiver Modeller déi Chip-zu-Chip an Chip-zu-Chip ënnerstëtzen. Modul mat méi wéi eng Millioun LEs an 4,096 Präzisioun-tunable DSP Moduler.

Altera Stratix 10 FPGAs mat Intel's 14nm Triple-Gate Technologie bidden déi bescht Leeschtung, Bandbreedung a Systemintegratioun vun all FPGA, a ganz nidderegen Energieverbrauch.strategesch 10 Geräter hunn 56Gbps Transceiver, 28Gbps Backplanes, Floating Point Digital Signal Processing (DSP) Leeschtung, an Ënnerstëtzung fir verstäerkte IEEE 754. -Generatioun schwéier-Kär Prozessor System fir optimal Leeschtung pro Watt optimiséiert.


  • virdrun:
  • Nächste:

  • Schreift äre Message hei a schéckt en un eis