bestellen_bg

Produiten

10AX115H2F34E2SG FPGA Arria® 10 GX Family 1150000 Zellen 20nm Technologie 0.9V 1152-Pin FC-FBGA

kuerz Beschreiwung:

10AX115H2F34E2SG Apparat Famill besteet aus héich-Performance a Kraaft-efficace 20 nm Mëtt-Gamme FPGAs an SoCs.

Méi héich Leeschtung wéi déi viregt Generatioun vu Mëttel- an High-End
FPGAs


Produit Detailer

Produit Tags

Produit Technesch Spezifikatioune

EU RoHS

Konform

ECCN (US)

3a991

Deel Status

Aktiv

HTS

8542.39.00.01

SVHC

Jo

SVHC iwwerschreift d'Schwell

Jo

Automotive

No

PPAP

No

Familljennumm

Arria® 10 GX

Prozess Technologie

20 nm

Benotzer I/Os

504

Zuel vun Registere

1708800

Betriebsspannung (V)

0.9

Logik Elementer

1150000

Zuel vun Multiplikatore

3036 (18x19)

Programm Memory Typ

SRAM

Embedded Memory (Kbit)

54260

Total Zuel vun Block RAM

2713

EMACs

3

Apparat Logik Unitéiten

1150000

Apparat Zuel vun DLLs / PLLs

32

Transceiver Channels

96

Transceiver Geschwindegkeet (Gbps)

17.4

Engagéierten DSP

1518

PCIe

4

Programméierbarkeet

Jo

Reprogrammability Ënnerstëtzung

Jo

Kopie Schutz

Jo

In-System Programméierbarkeet

Jo

Geschwindegkeet Grad

2

Single-Ended ech / O Standarden

LVTTL|LVCMOS

Extern Memory Interface

DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM

Minimum Operatiouns Versuergungsspannung (V)

0,87

Maximal Betriebsspannung (V)

0,93

I/O Spannung (V)

1.2|1.25|1.35|1.5|1.8|2.5|3

Minimum Operatiounstemperatur (°C)

0

Maximal Operatiounstemperatur (°C)

100

Fournisseur Temperatur Grad

Verlängert

Handelsnumm

Arria

Montéierung

Surface Mount

Package Héicht

2,95

Package Breet

35

Package Längt

35

PCB geännert

1152

Standard Package Numm

BGA

Fournisseur Package

FC-FBGA

Pin Zuel

1152

Lead Form

Ball

Den Ënnerscheed a Relatioun tëscht FPGA an CPLD

1. FPGA Definitioun an Charakteristiken

FPGAadoptéiert en neit Konzept mam Numm Logic Cell Array (LCA) a Configurable Logic Block (CLB) an Input Output (IOB) Block and Interconnect.De konfiguréierbare Logikmodul ass d'Basis Eenheet fir d'Benotzerfunktioun ze realiséieren, déi normalerweis an eng Array arrangéiert ass an de ganzen Chip verbreet.Den Input-Output Modul IOB fäerdeg den Interface tëscht der Logik um Chip an dem externe Package Pin, a gëtt normalerweis ronderëm den Chip Array arrangéiert.Intern Drot besteet aus verschiddene Längt vun Drot Segmenter an e puer programméierbar Verbindung Schalter, déi verschidde programméierbar Logik Blocks oder I / O Blocks verbannen fir e Circuit mat enger spezifescher Funktioun ze bilden.

D'Basis Feature vu FPGA sinn:

  • Benotzt FPGA zu engem Design ASIC Circuit, Benotzer brauchen net Produktioun ze Projet, kann e passenden Chip kréien;
  • D'FPGA kann als Pilot Prouf vun anere voll personaliséiert oder semi-personaliséiert benotzt ginnASIC Kreesleef;
  • Et gi vill Trigger an I / O Pins an FPGA;
  • FPGA ass ee vun den Apparater mat de kürzeste Designzyklus, déi niddregsten Entwécklungskäschte an de niddregsten Risiko am ASIC Circuit.
  • FPGA adoptéiert High-Speed-CHMOS-Prozess, nidderegen Energieverbrauch, a ka mat CMOS- an TTL-Niveauen kompatibel sinn.

2, CPLD Definitioun a Charakteristiken

CPLDbesteet haaptsächlech aus programméierbare Logic Macro Cell (LMC) ronderëm den Zentrum vun der programméierbarer Interconnection Matrix Eenheet, an där d'LMC Logik Struktur méi komplex ass, an eng komplex I/O Eenheet Interconnection Struktur huet, kann vum Benotzer generéiert ginn laut d'Bedierfnesser vun der spezifescher Circuitstruktur, fir verschidde Funktiounen ze kompletéieren.Well d'Logik Blöcke mat fixen Längt Metal Drot an CPLD verbonne sinn, huet den entworf Logik Circuit Zäit Prévisibilitéit a vermeit den Nodeel vun onkomplett Viraussetzung vun der timing vun segmentéiert interconnect Struktur.Vun den 1990er huet CPLD sech méi séier entwéckelt, net nëmme mat elektresche Läscheigenschaften, awer och mat fortgeschrattenen Features wéi Randscannen an Online Programméierung.

D'Charakteristike vun der CPLD Programméierung sinn wéi follegt:

  • Logesch an Erënnerung Ressourcen sinn reichend (Cypress De1ta 39K200 huet méi wéi 480 Kb RAM);
  • Flexibelen Timingmodell mat redundante Routingressourcen;
  • Flexibel fir de Pinoutput z'änneren;
  • Kann op de System installéiert an reprogrammed ginn;
  • Grouss Zuel vun ech / O Unitéiten;

3. Differenzen a Verbindungen tëscht FPGA an CPLD

CPLD ass d'Ofkierzung vum komplexe programméierbare Logik-Apparat, FPGA ass d'Ofkierzung vum Feldprogramméierbare Gate-Array, d'Funktioun vun deenen zwee ass am Fong d'selwecht, awer den Implementatiounsprinzip ass liicht anescht, sou datt mir heiansdo den Ënnerscheed tëscht deenen zwee kënnen ignoréieren, kollektiv als programméierbar Logikapparat oder CPLD / FPGA bezeechent.Et gi verschidde Firmen déi CPLD / FPGas produzéieren, déi dräi gréissten sinn ALTERA, XILINX, a LAT-TICE.CPLD Zersetzung kombinatoresch Logik Funktioun ass ganz staark, eng Makro Eenheet kann eng Dosen oder souguer méi wéi 20-30 kombinatoresch Logik Input decompose.Wéi och ëmmer, e LUT vu FPGA kann nëmmen d'Kombinatiounslogik vu 4 Input handhaben, sou datt CPLD gëeegent ass fir komplex Kombinatiounslogik wéi Decodéierung ze designen.Wéi och ëmmer, de Fabrikatiounsprozess vun FPGA bestëmmt datt d'Zuel vun de LUTs an Ausléiser am FPGA Chip enthale ganz grouss ass, dacks Dausende vun Dausende, CPLD kann allgemeng nëmmen 512 logesch Eenheeten erreechen, a wann den Chippräis gedeelt gëtt duerch d'Zuel vu logeschen. Eenheeten, sinn déi duerchschnëttlech logesch Eenheetskäschte vun FPGA vill méi niddereg wéi déi vum CPLD.Also wann eng grouss Zuel vun Ausléiser am Design benotzt gëtt, sou wéi eng komplex Timinglogik ze designen, dann ass d'Benotzung vun enger FPGA eng gutt Wiel.

Och wa béid FPGA an CPLD programméierbar ASIC-Geräter sinn a vill gemeinsam Charakteristiken hunn, hunn se wéinst den Ënnerscheeder an der Struktur vu CPLD a FPGA hir eege Charakteristiken:

  • CPLD ass méi gëeegent fir verschidde Algorithmen a kombinatoresch Logik ofzeschléissen, an FPGA ass méi gëeegent fir sequentiell Logik ofzeschléissen.An anere Wierder, FPGA ass méi gëeegent fir Flip-Flop räich Struktur, während CPLD méi gëeegent ass fir Flip-Flop limitéiert a Produktbegrëff räich Struktur.
  • Déi kontinuéierlech Routingstruktur vum CPLD bestëmmt datt seng Timing Verzögerung eenheetlech a prévisibel ass, während déi segmentéiert Routingstruktur vun der FPGA bestëmmt datt seng Verzögerung onberechenbar ass.
  • FPGA huet méi Flexibilitéit wéi CPLD am Programméiere.
  • CPLD gëtt programméiert andeems d'Logikfunktioun vun engem fixen internen Circuit geännert gëtt, während FPGA programméiert gëtt andeems d'Verdrahtung vun der interner Verbindung geännert gëtt.
  • Fpgas kënnen ënner Logik Paarte programméiert ginn, während CPLDS ënner Logikblocken programméiert sinn.
  • FPGA ass méi integréiert wéi CPLD an huet méi komplex Drotstruktur a Logik Implementatioun.

Am Allgemengen ass de Stroumverbrauch vu CPLD méi grouss wéi dee vun FPGA, a wat méi héich den Integratiounsgrad ass, dest méi offensichtlech.


  • virdrun:
  • Nächste:

  • Schreift äre Message hei a schéckt en un eis